一篇文章分析了2到4线解码器的设计
在进入编码器和解码器的现实世界之前,让我们简要考虑一下多路复用。通常,我们需要一次将一些输入信号加载到一个单独的加载应用程序中。
选择输入信号之一的过程称为多路复用。这种操作的逆过程,即从公共信号源中吸收少量负载,被称为多路分解。
类似地,在数字领域中,为了简化信息传输,信息被周期性地加扰或设置在代码中,然后,安全密码被传输。在收集器处,编码信息被从代码中解码或累积,并被处理以也被显示或被赋予负载。
编码器和解码器完成信息加密和解密信息的分发。那么,我们现在如何理解真正的编码器和解码器呢?什么是解码器?解码器是一个多输入多输出逻辑电路,它将输入/输出不相似的代码i / ps转换为编码的o / ps(例如n-2n)和二进制编码的十进制解码器。
解码在诸如数据多路复用,存储器地址解码和7段显示之类的应用中至关重要。解码器电路的最佳示例是“与”门,因为当所有输入均为“高”时,该门的输出为“高”,即所谓的“高电平有效输出”。
作为与门的替代方案,与非门被连接,并且仅当其所有输入均为“高”时,输出才为“低”。 (0)。
这样的o / p被称为“有源低输出”。难度稍高的解码器将是类型为n到2n的二进制解码器。
这些类型的解码器是组合电路,可以将二进制信息从n编码的输入修改为2n排他的输出。如果后续的位编码数据具有空闲位组合,则解码器的输出可能少于2n。
其他示例包括2到4、3到8个线路解码器或4到16个解码器。并行二进制数是解码器的输入,用于注意输入中出现的特定二进制数。
输出显示解码器输入处是否存在精确数字。 2至4线解码器电路的设计类似于多路复用器电路,解码器不限于特定的地址线,因此它可以具有两个以上的输出(具有两个,三个或四个地址线)。
解码器电路可以解码2、3或4个二进制数,或者可以解码多达4个,8个或16个时分多路复用信号。作为解码器,该电路使用n位二进制数,并在其中一条输出线上产生输出。
因此,通常用寻址i / p线的数量和数据o / p线的数量来描述。典型的解码器IC可能包括两个2-4线路电路,3-8线路电路或4-16线路解码器电路。
该电路的二进制字符的一种排除方式是4-10行解码器,该解码器建议将二进制编码的十进制(BCD)输入更改为0-9范围内的输出。如果将此电路用作解码器,则可能需要在o / ps处插入一个数据锁存器,以在传输其他信号时保持每个信号。
但是,当将此电路用作解码器时,它与您无关,因此您只需要一个有效的o / p即可等于输入代码。解码器真值表的2至4行在这种类型的解码器中,解码器具有两个输入,即A0,A1和四个由D0,D1,D2和D3表示的输出。
正如您在下面的真值表中看到的那样-对于每个输入组合,打开一条o / p行。在上面的示例中,您可以看到每个解码器的o / p确实是一个最小项,它是由某个输入组合生成的,即:D0 = A1A0,(mintermm0)对应于输入端子00D1 = A1A0,( mintermm1)对应于输入端子01D2 = A1A0,(mintermm2)对应于输入端子10D3 = A1A0,(mintermm3)对应于输入11,如图所示,该电路由与门实现。
在该电路中,D0的逻辑方程为A1 / A0,依此类推。因此,解码器的每个输出将作为输入组合生成。